ChipFind - документация

Электронный компонент: U2739M-B

Скачать:  PDF   ZIP

Document Outline

U2739M-B
Rev. A1, 22-May-01
1 (69)
DAB One-Chip Channel- and Source Decoder
Description
The U2739M-B is an integrated circuit in advanced
CMOS technology for demodulation and decoding of a
DAB signal according to ETS 300 401. The channel
decoder part includes the main features OFDM
demodulation & decoding and time & frequency synchro-
nization algorithms, using the embedded OAK DSP core.
The source decoder consists of an audio and a data
decoder part. The audio source decoder supports
ISO MPEG 1,2 layer 2 and the data decoder offers
2 independent packet mode decoders.
Several standard interfaces, like I
2
C/L3, I
2
S, SPDIF or
RDI are implemented to offer a flexible utilization.
Moreover the U2739M-B includes a mechanism to
replace respectively extend certain software modules by
using a special boot mode (so-called USE). For example,
the time & frequency synchronization modules can be
replaced by down-loading the corresponding user
software algorithms to the OAK DSP core.
Electrostatic sensitive device.
Observe precautions for handling.
Block Diagram
Channel
decoder
Audio
decoder
Data
decoder
RDI
interface
ADC
ROM
Tuner
DAC
I2S
SPDIF
V24/RS232
MC
interface
MCU
SFCO
RDI
RAM
U2739MA
HSSO
SLI, WAGC
Figure 1. Block diagram
Ordering Information
Extended Type Number
Package
Remarks
U2739M-BFT
TPQFPG100
Tray
U2739M-BFC
CQFP144
Tray
U2739M-B
Rev. A1, 22-May-01
2 (69)
Table of Contents
1
Features
5
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.1
General
5
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.2
Channel Decoder
5
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.3
Audio Source Decoder
5
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.4
Data Decoder
5
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.5
Interfaces
6
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2
Functional Block Diagram
6
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3
Pin Description
7
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4
Strap Pins
10
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5
Pin Configuration
11
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6
Interface Description
14
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.1
Overview
14
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.2
ADC Interface
14
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.2.1
ADC Interface Signal Description
14
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.2.2
ADC Interface Description
15
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.2.3
ADC Interface Timing Diagram
15
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.2.4
ADC Interface Timing Parameters
15
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.3
Tuner Interface
16
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.3.1
Tuner Interface Signal Description
16
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.3.2
Tuner Interface Description
16
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.4
MC Interface
16
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.4.1
MC Interface Signal Description
16
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.4.2
MC Interface Description
16
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.4.3
L3 Bus Interface Timing Diagram
17
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.4.4
L3 Bus Timing Parameter
18
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.4.5
I2C Bus Interface Timing Diagram
18
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.4.6
I2C Bus Timing Parameter
18
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.5
C-Bus / BOOT Bus Interface
19
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.5.1
C-Bus Signal Description
19
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.5.2
C-Bus / BOOT Bus Interface Description
20
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.5.3
BOOT Bus Timing Diagram
20
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.5.4
BOOT Bus Timing Parameter
20
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.6
SRAM Interface
21
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.6.1
SRAM Interface Signal Description
21
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.6.2
SRAM Interface Descriptions
21
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.6.3
SRAM Interface Timing Diagram
22
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.6.4
SRAM Interface Timing Parameter
23
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.7
VCXO Interface
23
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.7.1
VCXO Interface Signal Description
23
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.7.2
VCXO Interface Description
23
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
U2739M-B
Rev. A1, 22-May-01
3 (69)
Table of Contents (continued)
6.8
Audio Interfaces
24
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.1
I2S Interface Signal Description
24
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.2
I2S Interface Description
24
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.3
I2S Interface Timing Diagram
24
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.4
I2S Interface Timing Parameter
24
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.5
SP-DIF Interface Signal Description
24
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.6
SP-DIF Interface Description
25
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.7
SP-DIF Interface Timing Parameter
25
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.8.8
SP-DIF Interface Timing Diagram
25
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.9
RDI Interface
25
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.9.1
RDI Interface Signal Description
25
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.9.2
RDI Interface Description
25
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.9.3
RDI Interface Timing Diagram
25
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.9.4
RDI Interface Timing Parameter
26
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.10
SFCO Interface
26
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.10.1
SFCO Interface Signal Description
26
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.10.2
SFCO Interface Description
26
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.10.3
SFCO Interface Timing Diagram
27
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.10.4
Detailed SFCO Interface Timing Diagram
28
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.10.5
SFCO Interface Timing Parameter
29
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.11
RS232 Interface
29
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.11.1
RS232 Interface Signal Description
29
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.11.2
RS232 Interface Description
29
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.11.3
RS232 Interface Timing Diagram
29
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.11.4
RS232 Interface Timing Parameter
29
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.12
HSSO Interface
30
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.12.1
HSSO Interface Signal Description
30
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.12.2
HSSO Interface Description
30
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.12.3
HSSO Interface Timing Diagram
30
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.12.4
HSSO Interface Timing Parameters
30
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7
Electrical Characteristics
31
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.1
Absolute Maximum Ratings
31
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.2
Operating Range
31
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.3
DC Characteristics
31
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8
MC Command Set
32
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1
'Set System' Commands
32
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.1
Set DAB System Mode
32
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.2
Set ASD
33
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.3
Set DD1
35
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.4
Set DD2
36
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.5
Set CIF Counter and Occurrence Change
37
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.6
Set Current SBCHID Long Form
38
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.7
Set Next SBCHID Long Form
40
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1.8
Set Current SBCHID Short Form
42
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
U2739M-B
Rev. A1, 22-May-01
4 (69)
Table of Contents (continued)
8.2
'Set Configuration' Commands
43
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.1
Set Global Configuration
43
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.2
Set TS Configuration
44
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.3
Set FS Configuration
46
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.4
Set XO Configuration
47
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.5
Set HSSO / RS232 Configuration
48
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.6
Set WAGC Configuration
50
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.7
Set RCC Slot Configuration
51
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2.8
Set RFU
52
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.3
'Read Status' Commands
53
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.3.1
Read Global Status
53
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.3.2
Read Synchronization Status
55
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.3.3
Read CIR Status
56
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4
'Read Data' Commands
57
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.1
Read ASD Header Data
57
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.2
Read XPAD
58
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.3
Read FPAD
59
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.4
Read AIC Data
60
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.5
Read TII Data
61
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.6
Read EFC Data
62
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.7
Read FIC Data
63
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.8
Read RCC Slot
64
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.9
Read Slot Pointer
65
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4.10
Read RFU
66
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9
Package Information
67
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
U2739M-B
Rev. A1, 22-May-01
5 (69)
1
Features
1.1
General
D Support of mode I, II, III and IV acc. to ETS 300 401
D Time & frequency synchronization with a wide-range
parameter set
D Optional implementation of user-defined synchro-
nization strategy by using USE boot mode
D Flexible software configuration:
set 1 (temic kernel), set 2 (user extension) concept
D Automatic mode detection (AMD)
D FIC on-chip memory, access via MC interface
D Generation of receiver status information
D Generation of tuner control signals
D Generation of pulse width modulated VCXO control
signal
D Power supply 3.3 V, master clock 24.576 MHz
D Plastic TQFP100 package or
D Ceramic QFP144 package for software development
1.2
Channel Decoder
D Demodulation and decoding of up to 64 UEP/EEP
sub-channels
D Support of dynamic multiplex reconfiguration
(DMR) without mute state
D Digital Null-Symbol detection (FSYNCH generation)
D Channel filtering (48 dB)
D Optional SAW filter equalization
D Digital AFC (freq. tolerance < 0.5 Hz for mode I)
D Digital AGC with a wide gain control range
D Off-chip de-interleaver memory for full 1.8 Mbit/s
decoding data rate
D Time & frequency synchronization on DSP OAK core
D Support of TII decoding and corresponding RDI
insertion (set 2)
1.3
Audio Source Decoder
D Supports MPEG1 layer II streams according to ISO/
IEC 11172/3
D Supports MPEG2 layer II (half sampling rate) streams
according to ISO/IEC 138183
D Supports all bit rates defined in the ETS 300 401
standard
D I
2
S and SPDIF output interfaces
D Programmable fader
D Programmable DRC
D PAD extraction
1.4
Data Decoder
D 2 independent packet mode decoder
D Flexible configuration via MC commands
D Data group length limited to ~1 kbyte each
D Output via HSSO or V24
D DD1 option: FIDC decoder
D Support of AIC decoding (set 2)