E0852E20 (Elpida)
Подробное описание (datasheet) электронного компонента «E0852E20» (DDR2 SDRAM), производства Elpida. Выберите наиболее удобный формат.
 |
Маркировка | E0852E20 |
Описание | • Double-data-rate architecture; two data transfers perclock cycle• The high-speed data transfer is realized by the 4 bitsprefetch pipelined architecture• Bi-directional differential data strobe (DQS and /DQS)is transmitted/received with data for capturing data atthe receiver• DQS is edge-aligned with data for READs; centeralignedwith data for WRITEs• Differential clock inputs (CK and /CK)• DLL aligns DQ and DQS transitions with CKtransitions |
Функционал | DDR2 SDRAM | Производитель | Elpida Memory |  |
Сайт | www.elpida.com |
| Размер | Страниц: 68, 722.21Кб |
Скачать файл |
Оригинальный PDF
Архив WinZIP
|
Предпросмотр |
HTML страница |
|
|
|
|